-
利用FPGA实现基于RU算法编码器(LDPC编码器)的设计
低密度奇偶校验(Low Density Parity Check Code,LDPC)码是一类具有稀疏校验矩阵的线性分组码,不仅有逼近Shannon限的良...
-
QC
QC-LDPC码编码器的FPGA实现谢勇 姚远程 秦明伟(西南科技大学信息工程学院 四川绵阳 621010)摘要:准循环低密度奇偶校验(QC-LDPC)码具有优异的纠错性能,已被纳入空间数据系统咨询委员会(CCSDS)...
-
基于FPGA的LDPC编码器设计.pdf
基于FPGA的LDPC编码器设计.pdf更多下载资源、学习资料请访问CSDN文库频道.身份认证 购VIP最低享 7 折!领优惠券(最高得80元)试读...
-
基于FPGA的LDPC编码器设计与实现
LDPC码已成为第四代通信系统(4G)强有力的竞争者,而基于LDPC码的编码方案已经被下一代卫星数字视频广播标准DVB-S2采纳。编码器实现指标分析 作为前向纠错系统的重要部分,设计高速率...
-
一种LDPC码编码器设计方案的研究
本文介绍一种 LD PC 码的编码器设计方法 Gallager提出的稀疏奇偶校验矩阵的特点, 设计出一种 子矩阵, 称为 构造出码率可变的规则LDPC 这种结构的码符合Gallager 定义的码, ...
-
一种混合结构高速LDPC编码器的FPGA实现
一种混合结构高速LDPC编码器的 FPGA 实现.pd本文引用地址: https://www.eepw.com.cn/article/201706/348889.
-
基于FPGA的QSBC—LDPC码编码器的设计与实现
23卷第6期2008:1004—9037(2008)06一O7l3一O5基于FPGA编码器的设计与实现(中国科学技术大学电子工程与信息科学系,合肥,230027)摘要:设计密度奇偶校验(Low—densityparity—check,LDPC)码的...
-
适合光纤通信的一种准循环LDPC编码器的实现
适合光纤通信的一种准循环LDPC编码器的实现-针对光纤通信系统中对传输速率和误码率要求的不断提高,研究了一种具有特殊结构的、适合光纤通信中高速率实现的低密度奇偶校验码(LDPC)。仿...
-
多码长多码率兼容的LDPC编码器实现方法
针对深空测控、中低速数传系统中多码长、多码率通信信道编码应用需求,提出了一种低密度奇偶校验(low-densityparity-check,LDPC)编码器实现方法。通过有规律布局生成矩阵存储位置,显著地提高了RAM资源利用率;在满足航天测控...
-
一种高性能低复杂度LDPC码编码器设计研究
一种高性能低复杂度LDPC码编码器设计研究[J];微电子学与计算机;2010年03期 2 徐辉;2016年高中联赛图论题的背景及另解[J];中等数学;2017年06期 3 周欢;朱绪鼎;具有大的奇围长的符号图的圆环染色(英文) [J];数学进...
关于ldpc编码器
相关内容浏览更多安心,自主掌握个人信息!
我们尊重您的隐私,只浏览不追踪