匿名模糊位置

已将您的地理位置进行模糊化处理,谨防第三方窃取您的位置信息。

综合

影视

购物

  • 深亚微米集成电路的低功耗设计

    低功耗技术研究已显得越来越迫切,这些因素都迫使设计者越来越多地关注集成电路功耗的评估及优化方法的研究。文章首先阐述了本课题的研究背景,并对当前系统级芯片(SOC)低功耗技术的基础研究内容、主流的低功耗设计技术进行了总结。

  • 数字集成电路低功耗设计

    数字集成电路低功耗设计摘 要 数字IC的低功耗设计是一个系统问题,必须在设计的各个层次上发展适当的技术,综合应用不同的设计策略,才能达到在降低功耗的同时还能维持较高的系统性能的目的。...

  • 异构集成电路的低功耗设计

    21/23异构集成电路的低功耗设计第一部分低功耗器件设计策略2第二部分异构集成下的功耗优化4第三部分电源管理技术的研究6第四部分低泄漏工艺和材料优化9第五部分功耗建模和仿真技术11第六部分...

  • 集成电路低功耗设计方法

    一款经久耐用、性能强的电子产品必须具备水平相当的低功耗设计方式。本文主要探讨了集成电路的低功耗设计方法,以作为相关参考。(本文共计2页).[继续阅读本文]

  • 数字集成电路的低功耗设计

    古 表一是 根 据美 国半导 体工 业 协会(S IA)于 维普资讯 http://www.cqvip.com 第 7 期 榇怡 安等:数 字集 成 电路的 低功耗 设计 衰 I 集成电路芯片发晨盖势 芷 19 97 1 999 2 00 1 20 03 2...

  • 数字集成电路低功耗设计分析器

    如果学习过 数字集成 电路与系统 设计相关 知识的同学应该知道功耗分为静态功耗和动态功耗两部分。其中,静态功耗是由于器件中存在泄漏电流而产生的,只要上电以后就会一直存在。静态功耗可以...

  • 数字集成电路低功耗优化设计解析

    在集成电路制造技术发展的推动下,芯片的集成度与速度持续提高,但单面面积的功耗却呈上升趋势。目前,一切IC设计都十分关注功能问题,并积极寻求路径优化功耗设计。在本案,笔者结合工作经验,浅析数字集成电路低功耗的优化设计。 (...

  • 集成电路低功耗设计方法

    集成电路低功耗设计方法[J];电子测试;2016年05期 2 樊持杰;司巧梅;张丹;VLSI低功耗设计方法的研究[J];电脑与电信;2016年05期 3 田朋;尹光;CMOS电路中系统级低功耗设计研究 [J];辽宁大学学报(自然科学版);2...

  • 集成电路低功耗设计

    【摘要】:集成电路的低功耗和散热设计是ASIC(专用集成电路)芯片发展中比较突出的问题。文中从理论上对由于寄生负载电容进行充放电、漏电流和亚阈电流造成的集成电路功耗进行了探讨,从而找出降低集成电路功耗的多种方法。1 汪小会...

  • 集成电路低功耗设计技术整理

    封面出处:半次元没睡醒的馅子 低 功耗设计方法概述:低功耗设计技术 数字后端低功耗 -- 多种低功耗技术及其在IC后端布局中的应用 ...

为您找到约 1,000,000 条相关结果
12345678910下一页