-
基于FPGA的LDPC译码算法(提供ISE和Quartusii两个版本),包括MATLAB仿真和Verilog程序,支持定制算法程序 ,基于FPGA的LDPC译码算法(ISE和Qii版本),支持定制算
基于FPGA的LDPC译码算法(提供ISE和Qii两个版本),包括MATLAB仿真,verilog程序,支持定制算法程序 从LDPC码的基础理论出发,在研究前人成果的基础上,针对CMMB标准,采取理论阐述、算法仿直等方式进行了LDPC码的构造...
-
基于FPGA的LDPC译码算法(ISE和Qii版本),支持定制算法程序,提高性能和节约资源的研究及实现分析
摘要:本文主要围绕LDPC码的构造方式分析、编码技术分析和译码算法仿真比较展开,以及针对CMMB标准环境下的LDPC码校验矩阵特点进行分析,并设计了一个基于FPGA的LDPC译码器。通过独特的设计结构和存储器的控制策略,本译码器...
-
基于FPGA的规N(3,6)LDPC码译码器
基于良好的译码性能,LDPC 码被认为是 通信系统的下一代纠错码。1 规 则 LDPC 码校验节点(CNU)变 量 节 点(VNU)图 1 LDPC码因子图上升,本论文采用改进的 L 〇 g-BP 算 法 把 大 量 的 乘 运 ...
-
基于FPGA的多速率LDPC编码器和译码器设计与实现
018年月第1期现代导航·41·基于FPGA的多速率LDPC编码器和译码器设计与实现张萌(中国电子科技集团公司第二十研究所,西安710068)摘要:低密度奇偶校验码(LDPC)因其性能逼近Shannon限...
-
基于流水线译码器结构的LDPC
【摘要】:低密度奇偶校验(Low-density Parity-check,LDPC)分组码,这种码型在定义的时候是利用了它自身的校验矩阵的,因为校验矩阵具有稀疏特性,所以LDPC码在译码的时候,可以采...
-
基于FPGA的LDPC码编译码器联合设计
但现有的 LDPC 码编译码器设计方法都只针对编码器或译码器单独设计,并各自优化其吞吐量和 FPGA 资源,而实际的应用系统多数属于全双工通信系统,系统需要编码器和译码器两者同时工作,采用分离...
-
一种基于FPGA的180度并行水平分层LDPC译码器的设计与实现
第三章基于水平分层结构的LDPC译码器的设计 3.1LDPC译码算法 3.2水平分层LDPC译码器结构设计 3.3改进的水平分层LDPC译码器结构 3.4整个LDPC译码器结构的优化 3.5LDPC译码器仿真结构3.6本章小结第四章LDPC编码...
-
一种基于fpga的180度并行水平分层ldpc译码器的设计与实现.pdf
硕士学位论文一种基于FPGA的180度并行水平分层LDPC译码器的设计与实现ADESIGNANDIMPLEMENTATIONOFFPGA-BASED180DEGREEOFPARALLELISMHORIZONTALLAYEREDLDPCDECODER蔡旭峰哈尔滨工业大学20...
-
基于fpga的ldpc码编译码器联合设计
内容提示: 文档格式:PDF|页数:7|浏览次数:5|上传日期:2014-11-25 15:34:44|文档星级: |文档分类:学术论文>期刊论文|字数:14|大小:564 KB
浏览更多安心,自主掌握个人信息!
我们尊重您的隐私,只浏览不追踪