-
基于最小和算法的QC
本文以WIMAX标准(2304,1152)QC-LDPC码为例,以现场可编程门阵列(FPGA)作为实现平台,仿真并实现了基于最小和算法的QC-LDPC译码器.结果表明,当译码器工作频率为200 MHz、迭代次数为10次时,吞吐量可达到1 Gbit/s.
-
一种基于FPGA的180度并行水平分层LDPC译码器的设计与实现
第三章基于水平分层结构的LDPC译码器的设计 3.1LDPC译码算法 3.2水平分层LDPC译码器结构设计 3.3改进的水平分层LDPC译码器结构 3.4整个LDPC译码器结构的优化 3.5LDPC译码器仿真结构3.6本章小结第四章LDPC编码...
-
基于最小和算法的QC
本文以WIMAX标准(2304,1152)QC-LDPC码为例,以现场可编程门阵列(FPGA)作为实现平台,仿真并实现了基于最小和算法的QC-LDPC译码器.结果表明,当译码器工作频率为200 MHz、迭代次数为10次时,吞吐量可达到1 Gbit/s.
-
基于FPGA的LDPC码的研究及译码器的设计
再次,本文对改进的LLR-BP译码算法基于FPGA译码器的设计,采用自顶向下的设计方法,比较详细地给出了其结构框图及译码功能模块的实现方式,并运用Verilog语言编写各个模块,接着运用Quartus II开发平台对译码器进行编译、功能时...
-
基于FPGA的多元LDPC码编译码器设计与实现
内容提示:基于 FPGA 的多元 LDPC 码编译码器设计与实现 摘 要 在信息化时代,有大量信息需要传递,空间干扰严重,可靠性通信变得越来越重要,信道编码在通信系统中的地位也更加重要了。LDPC ...
-
LDPC译码器的FPGA设计与实现
本文对LDPC码的分析基于两个方面:DQPSK光通信系统中LDPC码的应用和LDPC译码器的FPGA设计。首先,介绍了光纤通信的发展历程,引出了前向纠错技术之于光纤通信的重要性,对LDPC码的发展和研究现状做了阐.关键词:光纤通...
-
基于FPGA的不可分层LDPC码译码器
基于FPGA的不可分层LDPC码译码器
-
基于FPGA的不可分层LDPC码译码器
QC-LDPC码 不可分层 分层译码 FPGA 【摘要】:针对不可分层LDPC码无法采用分层译码算法的问题,设计了一种新型的LDPC码分层译码器。与传统分层译码器的结构不同,新结构在各层间进行并行更新,各层内进行串行更新。通过保...
-
一种基于FPGA的多元LDPC高速译码器及译码方法(CN202010974512.3)中国专利【掌桥科研】
本发明公开了一种基于FPGA的多元LDPC高速译码器及译码方法,其中译码器包括:控制模块,用于控制译码器的状态转移;消息存储模块,用于存储信道初始信息和中间消息;校验节点更新模块,用于对校验节点进行更新...
-
基于FPGA的随机构造QC
基于FPGA的随机构造QC-LDPC分层译码器设计 维普网|2015-07-26|暂无评价|0|0|维普网 中国最大最早的专业内容网站|总评分 0.0|文档量 0|浏览量 0 专业文档 专业文档是百度文库认证用户/机构...
基于fpga的ldpc译码器
相关内容浏览更多安心,自主掌握个人信息!
我们尊重您的隐私,只浏览不追踪